액텔, 고성능 퓨전 혼합신호 FPGA IP 코어 발표
  • 2010-01-15
  • 편집부


  액텔은 하드웨어 플랫폼 관리 애플리케이션을 겨냥해 성능이 더욱 향상된 IP 코어 제품 3종(제품명: DirectCore 시리즈; CoreLPC v2.0, CorePWM v4.0, CoreI2C v6.0)을 발표했다. 피전 포인트 시스템스와의 긴밀한 협력관계를 통해 새롭게 성능이 향상된 코어 제품들은 플랫폼 관리 애플리케이션과 특히 xTCA™ 애플리케이션용 Actel Fusion짋 혼합신호 FPGA 제품들에 더욱 적합하도록 강화되었다. 이를 위해 피젼 포인트는 시장 지배적인 BMR 시리즈를 제공한다.

  피전 포인트 시스템스의 마크 오버가드 사장은 “DirectCore 의 성능 향상은 로컬 xTCA 관리 컨트롤러용 퓨전 혼합신호 FPGA 이용에 대한 이점을 잘 보여준다”면서 “이 같은 성능 향상은 관리 애플리케이션 분야에서 범용 IP 코어 성능 향상을 위해 지속적인 투자를 감행한 액텔과 피전 포인트 시스템스의 결실이다”라고 말했다.

  CoreLPC v2.0는 PCI 버스의 LPC 핀 감소형 서브셋에 대해 APB3 호환 인터페이스를 제공하는 새로운 코어이다. 또한 이 코어는 지능형 플랫폼 관리 인터페이스에서 정의되는 키보드 컨트롤러 스타일 인터페이스 레지스터에서 LPC 기반 구현을 가능하게 한다. CoreLPC가 통합된 퓨전 기반 xTCA 관리 컨트롤러는 통신 플레이로드 프로세서에서 동작 중인 변경되지 않는 IPMI 호환형 애플리케이션과 통신할 수 있다.
  CorePWM v4.0는 팬 회전속도계 신호 주파수를 측정하는 성능이 추가되었다. 회전속도계 입력 기능은 이 블록의 현재 펄스폭변 출력이 결합될 때, 폐쇄형 루프 팬 관리를 실현시킬 수 있어, 팬 트레이를 위한 퓨전 기반의 xTCA 관리 컨트롤러를 구현한다.

  CoreI2C v6.0은 지능형 플랫폼 관리 버스에 기반한 핵심적인 인박스 관리 링크를 포함하는 I2C 버스 인터페이스를 구현한다. 업데이트된 코어는 다중 채널 구성을 추가적으로 지원하여 수많은 I2C 인터페이스가 필요한 FPGA 설계에서 타일 소모를 감소시킨다. AdvancedTCA짋 및 MicroTCA짋 캐리어에서 각각의 AdvancedMC™ 슬롯에 대한 개별적인 I2C 채널을 구현하는 것은 중요한 인박스 관리 링크의 견고성과 성능을 향상시킨다.

<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>



  •  홈페이지 보기
  •  트위터 보기
  •  유투브 보기
  • 100자평 쓰기
  • 로그인

TOP