알테라, Quartus II 소프트웨어 v14.1 제공 – 하드구현 부동소수점 DSP 블록을 통합한 FPGA로 TFLOP 성능 달성
  • 2014-12-22
  • 편집부

Arria 10 FPGA와 SoC에 대한 지원을 확대함으로써 설계 시간 단축

Altera(NASDAQ: ALTR)는 Arria® 10 FPGA와 SoC에 대한 지원을 확대한 Quartus II 소프트웨어 v14.1을 제공한다고 밝혔다. Arria 10은 FPGA 업계에서 유일하게 하드구현 부동소수점 DSP 블록을 통합한 디바이스이자 ARM 프로세서를 통합한 업계의 유일한 20nm SoC FPGA를 제공한다. Altera의 이 최신 소프트웨어 릴리즈는 Arria 10 FPGA 및 SoC으로 통합하고 있는 하드구현 부동 소수점 DSP 블록을 즉각적으로 지원한다.

사용자는 3개의 고유의 DSP 설계 입력 플로우 중에서 선택할 수 있으며 업계에서 가장 앞선 1.5 TFLOPS에 이르는 DSP 성능을 달성할 수 있다. 이 소프트웨어는 또한 다수의 최적화 기능을 포함함으로써 Arria 10 FPGA와 SoC 설계 시간을 단축하고 디자이너의 생산성을 향상시킨다.

Arria 10 FPGA 및 SoC으로 통합하고 있는 IEEE 754 호환 부동소수점 DSP 블록은 유례 없이 뛰어난 DSP 성능, 디자이너 생산성, 로직 효율을 달성할 수 있다. Quartus II 소프트웨어 v14.1은 하드구현 부동소수점 DSP 블록을 겨냥해서 사용할 수 있는 다중의 설계 입력 옵션을 포함하는 향상된 툴 플로우를 제공하므로, 고성능 컴퓨팅(HPC), 레이더, 과학용 및 의료용 영상 등과 같은 다양한 연산 집중적 애플리케이션 분야의 요구를 충족하는 솔루션을 빠르게 설계하고 구현할 수 있다.

 
Quartus II 소프트웨어 v14.1의 주요 기능:

· 향상된 Design Space Explorer II(DSE II) 툴을 제공하므로 더 빠르게 타이밍 종결을 달성할 수 있다. 이 툴은 사용자에게 실시간 상태 및 보고 데이터를 제공한다. 이 데이터를 이용해서 연산 팜으로 동시적으로 생성하고 있는 다중의 컴파일들을 나란히 비교할 수 있다.
· 최적화되고 단일화된 IP 카탈로그와 향상된 그래픽 사용자 인터페이스(GUI)를 제공하므로 모든 커스텀 IP를 단일 위치에 저장하고 간편하게 찾아볼 수 있다.
· 추가적으로 Altera의 새로운 비휘발성 MAX® 10 FPGA를 지원한다. MAX 10 FPGA는 소형 폼팩터 저가격대 “instant-on” 기능 프로그래머블 로직 디바이스로 듀얼 구성 플래시, 아날로그, 임베디드 프로세싱 기능을 통합한 것이다.
· JNEye 직렬 링크 분석 툴을 향상시킴으로써 보드 레벨 설계와 플래닝을 더욱 더 간소화한다. JNEye 툴과 Arria 10 실리콘 모델을 함께 이용함으로써 전송 라인 모델을 시뮬레이트하고 Arria 10 디자인의 삽입 손실과 누화 파라미터를 예측할 수 있다.

Quartus II 소프트웨어 v14.1의 새로워진 기능에 관한 더 자세한 내용은 “What’s New in Quartus II Software” 웹페이지에서 볼 수 있다.

가격 및 공급

Quartus II 소프트웨어 v14.1의 Subscription Edition과 무료 Web Edition을 현재 다운로드할 수 있도록 제공하고 있다. Altera의 소프트웨어 가입 프로그램은 소프트웨어 제품의 가격과 유지보수 비용을 하나의 연간 가입 요금으로 단일화한 것이다. 가입자들은 Quartus II 소프트웨어, ModelSim®-Altera 스타터 이디션, (Altera의 널리 이용되는 IP 코어들을 포함하는) 전체적인 IP 베이스 스위트에 대한 사용권을 제공 받는다. 연간 소프트웨어 가입 요금은 노드 한정 PC 라이센스로 2,995달러이며 Altera의 eStore에서 구입할 수 있다.

 

 

<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>



  •  홈페이지 보기
  •  트위터 보기
  •  페이스북 보기
  •  유투브 보기
  • 100자평 쓰기
  • 로그인

세미나/교육/전시
TOP