알테라, 향상된 고수준 설계 플로우를 제공하므로 시스템 개발 시간 단축
  • 2012-11-20
  • 편집부



Altera(NASDAQ: ALTR)는 CPLD, FPGA, SoC FPGA, HardCopy® ASIC 디자인에 이용하도록 업계에서 성능과 생산성이 가장 뛰어난 것으로 평가되고 있는 설계 스위트로서 Quartus® II 소프트웨어 버전 12.1을 제공한다고 밝혔다. 이 새로운 버전은 Quartus II 소프트웨어의 고수준 설계 환경을 한층 강화함으로써 전통적인 하드웨어 개발 작업을 계속해서 더욱 더 편리하게 하므로 디자이너들이 Altera 디바이스의 다양한 첨단 기능을 최대한 활용하면서 생산성을 극대화할 수 있도록 한다. Quartus II 소프트웨어 버전 12.1은 SDK for OpenCL™을 추가하고 Qsys 시스템 통합 툴 및 DSP Builder 모델 기반 설계 환경을 향상시킴으로써 고수준 설계 플로우를 강화하고 있다. 또한 이 새로운 소프트웨어 릴리즈는 부분 재구성가능 설계 플로우, 새로운 IP(intellectual property) 코어, 28nm FPGA 및 SoC FPGA 지원 등과 같은 다수의 향상들을 포함하고 있다. 이러한 향상들을 포함함으로써 고객들이 Altera 디바이스를 이용해서 더욱 더 빠르게 제품을 설계하고 출시할 수 있게 되었다.

고수준 설계 툴을 이용한 시스템 개발 가속화

Altera가 제공하는 고수준 설계 툴은 시스템 레벨 C 기반, IP 기반, 모델 기반 설계 입력 시스템을 포함한다. 이들 툴을 이용함으로써 CPU 코어, 디지털 신호 프로세싱(DSP) 블록, 다중 IP 서브시스템을 포함하는 오늘날 첨단 프로그래머블 시스템을 편리하게 설계할 수 있으며 개발 작업을 간소화할 수 있다. 또한 SDK for OpenCL을 추가함으로써 C를 이용하는 것에 익숙한 시스템 개발자 및 프로그래머들이 공개 고수준 프로그래밍 언어를 이용해서 고성능 전력 효율 FPGA 기반 애플리케이션을 빠르고 편리하게 개발할 수 있다. SDK for OpenCL을 이용함으로써 하드웨어 설계 복잡성을 낮출 수 있으며 C에 익숙한 소프트웨어 프로그래머가 FPGA를 이용해서 편리하게 설계 작업을 할 수 있다.
또한 Altera의 Qsys 시스템 통합 툴 및 DSP Builder 툴을 향상시킴으로써 사용자들이 설계 생산성을 더욱 더 향상시키고 더 우수한 시스템 성능을 달성할 수 있도록 한다. Qsys는 산업표준 ARM® AXI3 및 AXI4 프로토콜을 포함하도록 지원을 확대하였으며, DSP Builder는 IEEE 754 하프 정밀도, 단정도, 배정도 지원을 포함해서 7개의 각기 다른 부동소수점 정밀도를 지원하도록 확장하였다. 또한 시스템 설계를 더더욱 간소화할 수 있도록 하는 요소로서 이 새로운 Quartus II 소프트웨어 릴리즈는 고속 칩-대-칩 패킷 전송을 가능하게 하는 100G Interlaken IP 코어와 비디오 프로세싱 애플리케이션에 이용하기 위한 새로운 비디오 추적 모니터 IP 코어를 포함한다.
Altera의 소프트웨어, DSP, IP 마케팅 이사인 Alex Grbic은 “FPGA가 실리콘 융합을 통해서 계속해서 추가적인 기능들을 통합함에 따라서 Altera의 개발 툴은 OpenCL 같이 더 높은 수준의 설계 추상화를 제공함으로써 디자이너들이 생산성을 크게 향상시킬 수 있도록 한다. Altera는 매번 업계에서 가장 앞선 개발 툴 및 IP를 제공함으로써 고객들이 컨셉 구상에서부터 시스템 구현에 이르기까지 가장 신속한 경로를 제공한다”고 말했다.
Quartus II 소프트웨어 버전 12.1은 또한 Stratix V FPGA에 이용할 수 있도록 새로운 부분적 재구성가능 설계 플로우를 최초로 정식으로 제공하고 있다. 부분적 재구성가능성(partial reconfiguration)은 FPGA 디자인의 나머지 부분은 계속해서 작동하면서 실행 중에 디바이스의 코어 기능을 변경할 수 있는 유연성을 제공한다. 디자이너들은 외부 메모리에 각기 다른 기능들을 저장하고 이들 기능을 필요에 따라서 FPGA로 로드할 수 있으므로 고객들이 자사 시스템에 이용되는 FPGA의 크기를 줄이고, 보드 공간을 절약하고, 전력 소비를 낮출 수 있다.
Quartus II 소프트웨어 버전 12.1은 또한 새로운 디바이스를 지원하는 등의 다수의 추가적인 향상 기능을 포함한다. 이 새로운 릴리즈는 다수의 새로운 28nm Stratix V, Arria® V, Cyclone® V FPGA 및 SoC FPGA와 Arria V GZ 시리즈의 모든 제품을 지원하도록 지원을 확장하고 있다. 이 소프트웨어 릴리즈의 모든 새로운 기능에 관한 자세한 내용은 www.altera.com/whatsnew에서 볼 수 있다.
 

<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>



  •  홈페이지 보기
  •  트위터 보기
  •  페이스북 보기
  •  유투브 보기
  • 100자평 쓰기
  • 로그인

TOP