Altera와 Northwest Logic, RLDRAM 3 메모리 인터페이스 솔루션 개발
  • 2012-11-15
  • 편집부

Altera와 FPGA에 이용하기 위한 고성능 IP(intellectual property) 코어를 제공하는 앞선 회사인 Northwest Logic은 하이엔드 28nm Stratix® V FPGA에 이용할 수 있도록 하드웨어 검증을 마친 1,600Mbps RLDRAM® 3(Reduced Latency DRAM 3) 메모리 인터페이스 솔루션을 제공하게 되었다고 밝혔다. 이 RLDRAM 3 메모리 인터페이스는 Altera의 자동 보정 RLDRAM 3 UniPHY와 Northwest Logic의 포괄적 기능의 RLDRAM 3 컨트롤러 코어를 결합함으로써 하이엔드 네트워킹 애플리케이션에서 RLDRAM 3 메모리와 FPGA 사이에 인터페이스 디자인을 크게 간소화할 수 있도록 하며 메모리 쓰루풋을 극대화할 수 있도록 한다. 이 공동 개발 RLDRAM 3 메모리 인터페이스 솔루션은 Micron Technology의 RLDRAM 3 메모리를 이용해서 고객 디자인으로 하드웨어 검증을 마쳤다.

Altera®의 Stratix V FPGA 제품군은 Micron Technology의 차세대 RLDRAM 3 메모리를 지원하도록 최적화되었다. Stratix V 디바이스는 낮은 지연시간 및 높은 효율로 FPGA 업계에서 가장 높은 시스템 성능을 달성하는 메모리 아키텍처를 특징으로 하고 있다. Stratix V FPGA는 네트워킹 장비 업체들이 인터넷을 통해서 음성, 비디오, 데이터를 빠르고 효율적으로 전송할 수 있도록 한다.

Micron Technology의 DRAM 마케팅 부사장인 Robert Feurle은 “FPGA는 고객들이 갈수록 높아지는 데이터 수요를 충족하고 빠르게 변화하는 네트워크 인프라를 따라잡기 위해서 자사의 네트워크 제품을 최적화할 수 있도록 효과적인 수단을 제공한다. Altera의 하이엔드 Stratix V FPGA와 RLDRAM 3 메모리를 결합함으로써 네트워크 고객들의 빠르게 변화하는 메모리 요구를 충족하기 위해서 필요한 높은 수준의 성능을 제공하게 되었다”고 말했다.

Northwest Logic의 RLDRAM 3 컨트롤러 코어와 Altera의 UniPHY를 결합함으로써 고효율 BL=2 연산 지원, 쿼터 클록 레이트로 동작함으로 인한 타이밍 종결 문제 최소화, 다양한 유형의 RLDRAM 3 메모리 구성 지원을 비롯해서 포괄적인 RLDRAM 3 솔루션을 제공하게 되었다.

Northwest Logic의 Brian Daellenbach 사장은 “우리 회사와 Altera의 긴밀한 협력 관계를 통해서 두 회사의 상호 고객들이 최소한의 작업만으로 자사 시스템으로 빠르게 구현할 수 있도록 검증된 솔루션을 제공할 수 있게 되었다. 이 RLDRAM 3 컨트롤러 코어는 하이엔드 네트워킹 애플리케이션 개발자들을 위해서 최대 1,600Mbps 속도의 고성능 저-지연 솔루션을 제공한다”고 말했다.

Altera의 소자 부품 제품 마케팅 선임 이사인 Patrick Dorsey는 “Stratix V FPGA는 최적화된 RLDRAM 3 인터페이스를 제공하므로 하이엔드 시스템의 지연시간과 성능을 크게 향상시킬 수 있도록 한다. Stratix V FPGA의 뛰어난 성능과 이와 같은 RLDRAM 3 컨트롤러 코어를 결합함으로써 오늘날의 매우 높은 성능의 네트워킹 애플리케이션에 이용하도록 가장 효율적인 솔루션을 제공하게 되었다”고 말했다.

이 RLDRAM 3 메모리 인터페이스 솔루션은 Altera의 고성능 Stratix V FPGA에 이용할 수 있도록 제공되고 있다. RLDRAM 3 컨트롤러 코어는 Northwest Logic에서 공급하며 포괄적인 지원을 제공한다. Stratix V FPGA에 관한 자세한 내용은 www.altera.com/stratixv에서 볼 수 있다.

<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>



  • 100자평 쓰기
  • 로그인

TOP