Quartus II 소프트웨어 버전 12.0은 고객이 28 nm 설계 시, 4배의 컴파일 시간 등의 추가적인 생산성과 성능 이점을 제공한다.
알테라 코퍼레이션은 FPGA 설계를 위한 Quartus II 소프트웨어 최신 버전을 발표했다. Quartus II 소프트웨어 버전 12.0은 고객이 28 nm 설계 시, 4배의 컴파일 시간 등의 추가적인 생산성과 성능 이점을 제공한다. 12.0 버전에는 알테라 SoC FPGA에 대한 초기 지원을 포함해 ▲28 nm 디바이스 확대 지원 ▲Qsys 시스템 통합 및 DSP Builder 툴 ▲향상된 IP(intellectual property) 코어 제공 등이 포함됐다. 이번 업그레이드를 통해 Stratix V FPGA 사용자는 Altera의 이전 소프트웨어 버전보다 평균 35% 컴파일 시간을 단축할 수 있다. 또한 Cyclone V 및 Arria V FPGA 사용자는 평균 25% 컴파일 시간을 단축할 수 있다. 이번 12.0 버전은 알테라의 Qsys 시스템 통합 툴에 ARM AMBA AXI-3 인터페이스를 지원해, 사용자에게 다양한 표준 인터페이스에 기반을 둔 IP 코어와 IP 서브-시스템을 연결할 수 있는 유연성을 제공한다. Qsys는 네트워크-온-어-칩(NoC, network-on-a-chip) 기술에 기반을 둔 FPGA 업계 최초의 시스템 통합 툴로서 사용자들에게 고성능 인터커넥트를 제공한다. 툴은 계층적인 접근법을 통해 IP 기능과 IP 서브시스템을 통합함으로써 시스템 개발을 간편화시킨다. 최신 버전은 시스템 설계자에게 설계 재사용을 간편화시킬 수 있는 다양한 기능을 포함하고 있다. Quartus II 디자인 슈트의 추가 기능은 다음과 같다.
-DSP Builder v12.0을 통한 신형 DSP(digital signal processing) 지원
- 시스템 콘솔을 통해 MATLAB의 DDR 메모리와 통신
- 설계 생산성 향상과 DSP 효율 증대를 위해 새로운 부동소수점 기능들을 사용
-향상된 VIP(Video and Image Processing) 및 비디오 인터페이스 IP
에지-적응형 알고리즘과 새로운 Avalon-ST(Avalon-Streaming) Video Monitor 및 Trace System IP 코어로 업데이트된 Scaler II MegaCore 기능을 통해 비디오 처리 애플리케이션의 개발 간편화
-강화된 트랜시버 설계 및 검증 기능
-Arria V FPGA를 위한 업데이트된 트랜시버 툴킷 지원
-Stratix V FPGA에서 더욱 높은 속도의 트랜시버에 대해 최대 14.1 Gbps 데이터 전송속도 지원
한편 Quartus II 소프트웨어 버전 12.0의 정식 가입 라이센스 에디션과 무료 웹 에디션은 다운로드를 통해 제공되고 있다. 알테라의 소프트웨어 정식 가입 라이센스 프로그램은 소프트웨어 제품과 유지관리 비용을 연간 가입비로 단일화시킴으로써 알테라 설계 소프트웨어의 보유를 단순화시킨다. 가입자들은 Quartus II 소프트웨어, ModelSim-Altera 스타터 에디션과 알테라의 가장 인기 있는 IP(DSP와 메모리) 코어 15개를 포함하고 있는 IP Base Suite에 대한 전체 라이선스 등을 받게 된다. 연간 소프트웨어 가입비는 노드-잠금 PC 라이선스 당 2,995달러이며, 알테라의 eStore에서 구매할 수 있다.
www.altera.com
<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>