수볼타, 저전력 ‘PowerShrink’ 평면 CMOS 플랫폼
  • 2011-08-27
  • 편집부

수볼타, 저전력 ‘PowerShrink’ 평면 CMOS 플랫폼

  수볼타가 파워슈링크(PowerShrink) 저전력 플랫폼을 최근 발표했다.
파워슈링크 플랫폼은 수볼타의 DDC(Deeply Depleted Channel) CMOS 트랜지스터 기술과 DDC 트랜지스터 특징을 최대한 활용하는 설계 기술 및 DDC 최적화 회로로 구성되어 있다. 이 플랫폼은 성능은 그대로 유지하면서 30% 이상의 공급전압 감소를 실현하여 유효 전력 소모를 절반 이상 줄이며, 누수 전력소모를 80% 이상 줄일 수 있다. 이러한 특징은 현재 모바일 제품에서 매우 중요한 역할을 하는 프로세서, SRAM, SOC 같은 다양한 반도체칩 제품 전반에 걸쳐 이점을 제공한다.

  파워슈링크 저전력 플랫폼은 기존 생산 및 설계 인프라와 호환된다. 수볼타의 DDC 트랜지스터는 기존 CMOS 설계 규칙과 공정 플로우를 활용하며, 새로운 장비나 자재가 필요하지 않기 때문에 기존 팹에서 생산될 수 있다. 파워슈링크 플랫폼은 이 밖에도 기존 설계 툴과 설계 플로우를 사용한다.
이 제품은 또한 기존 트랜지스터 기술에 비해 저전력 동작에 강점을 가진 독특한 채널 구조를 사용한다. 문턱전압 변화폭을 50% 이상 줄임으로써, 동일한 시스템 클록 속도를 유지하고 전체적인 누수를 줄이면서 30%가 넘는 공급전원 스케일링을 실현한다. 

  채널 모빌리티를 증가시켜 구동 전류를 10% 이상 늘리며, 바디 계수를 크게 늘려 바디 바이어싱을 통해 더욱 효율적인 문턱전압 관리를 가능하게 한다. 수볼타는 최근 후지쯔 반도체와 파워슈링크 저전력 기술을 라이선스 했다.

<저작권자(c)스마트앤컴퍼니. 무단전재-재배포금지>



  • 100자평 쓰기
  • 로그인

TOP